Organisasi PCI-SIG telah mengumumkan pelancaran rasmi piawaian spesifikasi PCIe 6.0 v1.0, mengisytiharkan siap.
Meneruskan konvensyen tersebut, kelajuan lebar jalur terus meningkat dua kali ganda, sehingga 128GB/s (unidirectional) pada x16, dan memandangkan teknologi PCIe membenarkan aliran data dwiarah dupleks penuh, jumlah daya pemprosesan dua hala ialah 256GB/s. Mengikut rancangan, akan ada contoh komersial 12 hingga 18 bulan selepas penerbitan standard, iaitu sekitar tahun 2023, yang sepatutnya berada di platform pelayan terlebih dahulu. PCIe 6.0 akan dikeluarkan seawal akhir tahun, dengan lebar jalur 256GB/s.
Kembali kepada teknologi itu sendiri, PCIe 6.0 dianggap sebagai perubahan terbesar dalam sejarah PCIe hampir 20 tahun. Secara terus terang, PCIe 4.0/5.0 merupakan pengubahsuaian kecil kepada 3.0, seperti pengekodan 128b/130b berdasarkan NRZ (Non-Return-to-Zero).
PCIe 6.0 bertukar kepada isyarat AM denyut PAM4, pengekodan 1B-1B, isyarat tunggal boleh terdiri daripada empat keadaan pengekodan (00/01/10/11), dua kali ganda daripada sebelumnya, membolehkan frekuensi sehingga 30GHz. Walau bagaimanapun, kerana isyarat PAM4 lebih rapuh daripada NRZ, ia dilengkapi dengan mekanisme pembetulan ralat hadapan FEC untuk membetulkan ralat isyarat dalam pautan dan memastikan integriti data.
Selain PAM4 dan FEC, teknologi utama terakhir dalam PCIe 6.0 ialah penggunaan pengekodan FLIT (Flow Control Unit) pada tahap logik. Malah, PAM4, FLIT bukanlah teknologi baharu, dalam Ethernet berkelajuan ultra tinggi 200G+ telah lama digunakan, yang mana PAM4 gagal untuk promosi berskala besar kerana kos lapisan fizikal terlalu tinggi.
Di samping itu, PCIe 6.0 kekal serasi ke belakang.
PCIe 6.0 terus menggandakan lebar jalur I/O kepada 64GT/s mengikut tradisi, yang digunakan pada lebar jalur unidirectional PCIe 6.0X1 sebenar iaitu 8GB/s, lebar jalur unidirectional PCIe 6.0×16 iaitu 128GB/s, dan lebar jalur dwidirectional pcie 6.0×16 iaitu 256GB/s. SSD PCIe 4.0 x4, yang digunakan secara meluas pada masa kini, hanya memerlukan PCIe 6.0 x1 untuk melakukannya.
PCIe 6.0 akan meneruskan pengekodan 128b/130b yang diperkenalkan pada era PCIe 3.0. Selain CRC asal, adalah menarik untuk diperhatikan bahawa protokol saluran baharu ini juga menyokong pengekodan PAM-4 yang digunakan dalam Ethernet dan GDDR6x, menggantikan PCIe 5.0 NRZ. Lebih banyak data boleh dibungkus dalam satu saluran dalam tempoh masa yang sama, serta mekanisme pembetulan ralat data latensi rendah yang dikenali sebagai pembetulan ralat ke hadapan (FEC) untuk menjadikan peningkatan lebar jalur boleh dilaksanakan dan boleh dipercayai.
Ramai orang mungkin mempersoalkan, lebar jalur PCIe 3.0 sering tidak digunakan, PCIe 6.0 adalah kegunaan apa? Disebabkan peningkatan aplikasi yang memerlukan data, termasuk kecerdasan buatan, saluran IO dengan kadar penghantaran yang lebih pantas semakin menjadi permintaan pelanggan dalam pasaran profesional, dan lebar jalur teknologi PCIe 6.0 yang tinggi dapat membuka kunci sepenuhnya prestasi produk yang memerlukan lebar jalur IO yang tinggi termasuk pemecut, pembelajaran mesin dan aplikasi HPC. PCI-SIG juga berharap dapat mendapat manfaat daripada industri automotif yang semakin berkembang, yang merupakan tempat yang hangat untuk semikonduktor, dan PCI-Special Interest Group telah membentuk kumpulan kerja Teknologi PCIe baharu untuk menumpukan pada cara meningkatkan penggunaan teknologi PCIe dalam industri automotif, memandangkan peningkatan permintaan ekosistem untuk lebar jalur adalah jelas. Walau bagaimanapun, memandangkan mikropemproses, GPU, peranti IO dan storan data boleh disambungkan ke saluran data, PC untuk mendapatkan sokongan antara muka PCIe 6.0, pengeluar papan induk perlu lebih berhati-hati untuk mengatur kabel yang boleh mengendalikan isyarat berkelajuan tinggi, dan pengeluar cipset juga perlu membuat persediaan yang berkaitan. Jurucakap Intel enggan menyatakan bila sokongan PCIe 6.0 akan ditambah pada peranti, tetapi mengesahkan bahawa Alder Lake pengguna dan bahagian pelayan Sapphire Rapids dan Ponte Vecchio akan menyokong PCIe 5.0. NVIDIA juga enggan menyatakan bila PCIe 6.0 akan diperkenalkan. Walau bagaimanapun, BlueField-3 Dpus untuk pusat data sudah menyokong PCIe 5.0; Spesifikasi PCIe hanya menyatakan fungsi, prestasi dan parameter yang perlu dilaksanakan pada lapisan fizikal, tetapi tidak menyatakan cara melaksanakannya. Dalam erti kata lain, pengeluar boleh mereka bentuk struktur lapisan fizikal PCIe mengikut keperluan dan keadaan sebenar mereka sendiri untuk memastikan fungsi! Pengilang kabel boleh menggunakan lebih banyak ruang!
Masa siaran: 04-Julai-2023




